-
南
京
理
工
大
学
p>
毕业设计
(
论文
)
外文资料翻译
教
学
点:
南京信息职业技术学院
专
业:
电子信息工程
姓
名:
陈洁
学
号:
外文出处:
《
Pci System Architecture
》
(
用外文写
)
附
件:
1.
外文资料翻译译文;
2.
外文原文。
指导教师评语:
< br>该生外文翻译没有基本的语法错误,用词准确,没
有重要误译,忠实原文;译文通
顺,条理清楚,数量与
质量上达到了本科水平。
签名:
年
月
日
注:
请将该封面与附件装订成册。
附件
1
:外文资料翻译译文
64
位
PC
I
扩展
1.
64
位数据传送和
64
位寻址:独立的能力
PCI
规范给出了允许
64
位总线主设备与
6
4
位目标实现
64
位数据传送的机理。
在传
送的开始,如果回应目标是一个
6
4
位或
32
位设备,
< br>64
位总线设备会自动识别。如果它
是
< br>64
位设备,达到
8
个字节
p>
(一个
4
字)
可以
在每个数据段中传送。假定是一串
0
等待
状态数据段。在
33MHz
总线速率上可以每秒
264
兆字节获取(
8
字节
/传送*
33
百万
传送字/秒)
,在
66MHz
总线上可以
< br>528M
字节/秒获取。如果回应目标是
32
位设备,
总线主设备会自动识别并且在下部
4
p>
位数据通道上(
AD[31::00]
)引
导,所以数据指向
或来自目标。
规范
也定义了
64
位存储器寻址功能。此功能只用于寻址驻留在
p>
4GB
地址边界以上
的存储器目标。
32
位和
64
位总线
主设备都可以实现
64
位寻址。此外,对
64
位寻址反
映的存储器目标(驻留在
4GB
地址边界上)可以看作
32
位
或
64
位目标来实现。
注意
64
位寻址和
64
位数据传送功能是两种特
性,各自独立并且严格区分开来是非
常重要的。一个设备可以支持一种、另一种、都支持
或都不支持。
2.
64
位扩展信号
为了支持
64
位数据传送功能,
P
CI
总线另有
39
个引脚。
?
REQ64#
p>
被
64
位总线主设备有效表明它想执行
p>
64
位数据传送操作。
REQ64#
与
FRAME#
信号具有相同的时序和间隔。
REQ64#
信号必须由系统主板上的上拉电阻来支持。
当
32
位总线主设备进行传送时,
REQ64#
不能又漂移。
?
ACK64#
被目标有效以回应被主设备有效的
REQ64#
(如果目标
支持
64
位数据传
送)
,
ACK64#
与
DEVSE
L#
具有相同的时序和间隔
(但是直到
REQ64#
被主设备有效,
ACK64#
才可被有效)
。像
REQ64#
一
样,
ACK64#
信号线也必须由系统主板上的上拉电阻来支持
。
当
32
位设备是传送目标时,
ACK64#
不能漂移。
?
AD[64::32]
包含上部
4
位地址/数据通道。
< br>
?
C/BE#[7::4]
包含高
4
位命令
/
字节使能信号。
?
PAR64
是为上部
4
个
AD
< br>通道和上部
4
位
C/BE
信号线提供偶校验的奇偶校验位。
以下是几
小结详细讨论
64
位数据传送和寻址功能。
3.
在
32
位插入式连接器上的
64
位卡<
/p>
安装在
32
位
扩展槽上的
64
位卡只能自动地使用总线的下半部来执行传送,
这是事
实,
因为系统主板的设计者将连接器上的
REQ64#
输出引脚和
ACK64#
输入引脚与系统主板
上的上拉电阻分别连接而没有其它连接。
< br>
当
64
位总线主设备安装在<
/p>
32
位插槽并开始交易时,
对于任何目标
REQ64#
的有效是
不可见的。此外
,
ACK64#
输出总被采样无效(因为它在系统主板上被上拉
)
,
这就迫使总
线主设备在传送时只能
使能总线下部分。
而且,
如果交易中被寻址的目标是
64
位的,
它
会采样无效
的
REQ64#
(因为它在系统主板上被上拉)
,这就迫使目标在传送时只能利用
总线下部分,并且使
ACK64#
输出为不可用。
在自身
卡上的
64
位扩展信号线在它们使用时不能有漂移。如果插卡上
的
COMS
输入
接收器出现振动和泄露
过量的电流,这就违反了规范的“绿色”原则。当插卡安装在
32
位槽时,它不能使用总线的上半部。插卡检测插槽的类型的方法(在启动开始时采样
R
EQ64#
无效)下一节将描述。
4.
当未使用时,上拉可防止
64
位扩展的漂移
在未使用时如果允许
64
位扩展信号(
AD[63::32]
、
C/BE[7::4]
和
PAR64
)漂移,那
么插
卡上的
CMOS
输入缓存器将振动并且泄漏过量电流。当不再使
用时
,
为了防止扩展的
漂移,要求系统
主板设计者在扩展信号上加上拉电阻来防止漂移,因为这些上拉电阻可
保证扩展位不漂移
,嵌入在系统板上的
64
位设备和安装在
64
位
PCI
插入式连接器上的
p>
64
位卡,当它们不使用扩展位位时,不需要采取任何特殊措施防止
扩展槽漂移。
64
位扩展在以下环境中不使用:
<
/p>
1
.
PCI
总线
空闲。
2
.
32
位总线组设备正与一个
32
为目标
进行交易。
3
.
32
位总线主设备与一个
64
位目
标进行交易,
当在交易的起始检测到
REQ64#
无效
时,目标不用总线的上半部。
4
.
64
位总线主设备寻址一
个目标已进行
32
位数据传送(
REQ
64#
无效)
,并且目标
驻留在低于<
/p>
4GB
地址边界以下(在地址段和数据段不使用总线上半部)
p>
。不管目标是
32
位还是
< br>64
位,在数据中不使用总线的上半部(因为
REQ64
#
无效)
。
5
.一个
64
位总线主设备试图与驻留
在
4GB
边界以下的
32
位存储器目标进行传送时
(
REQ64#
无效)
。
在此情况下,
主
设备在地址段中只能使用总线的下半部分
(因为它仅生
成
32
位地址)
。
当它
发现当前寻址的目标是
32
位目标时
(
当
DEVSEL#
无效时
ACK64#
不能
有效)
,主设备在数据段中停止使
用总线的下半部。
4.1
32
位
PCI
连接器上的
64
位插卡
64
位卡允许安装在
32
位卡插卡连接器上。连接器的主要部分(
32
位)包括所有
p>
32
位
PCI
信号
,
同时连接器的扩展包含
64
位信号<
/p>
(除了放置在连接器
32
位部分的
REQ64#
和
ACK64#
)
.
当
64
位设备安装在
32
位扩展槽上时,
在
AD[63::32]
、
C/B
E[7::4]
和
PAR64
上的系<
/p>
统主板上拉对插入式卡是不可用的。这就意味着连接到扩展信号号上的插入式输入缓存
p>
器将会漂移,震动和泄漏电流。
规范中强
调插入卡设计者不能通过在插入卡的扩展线上提供上拉电阻来解决这个问
题,
当卡安装在
64
位扩展槽中用此方法会引起一些问
题,
在这些信号线上会需要
2
套上
p>
拉电阻
(一套在插卡上,
另一套在系统主板
上)
。
如果所有设计者都用此方法,
若
共有多
个
64
位插卡的设备装入连接器
上时,
将会由多个上拉电阻在扩展信号线上,
这就会造成
上拉电阻过载。
规范中对一个
64
位插卡给出了如何在起始时间确定是安装在了
3
2
位连接器上还是
64
位连接器上的方
法。如果插卡检测出被插入了
64
位连接器上时,系统主板上的
上拉
电阻可在扩展信号不使用时防止卡上的输入接受不漂移;
另
一方面,
如果
64
位插卡检测
出被插入
32
位卡连接器上时,
卡上的逻辑可防止输入接收器的漂移,
规范中列举了近似
于以下几种方法:
?
将输入缓存器关闭。
?
不断的驱动输出(因为它们没有连
接任何器件)
。
4.2
64
位插卡如何确定所安装插槽的类型
当系统被加电时,复位信号会自动被有效。在此期间,系统主板上的逻辑必须有效
RE
Q64#
、还有
RST#
。
REQ64#
上面有一个上拉电阻与集成在系统主板上的所有
64
位设备
和所有
64
p>
位
PCI
扩展槽上的
REQ64#
引脚相连。规范指出了每个
32
位
PCI
扩展槽上的
REQ6
4#
信号线
(
REQ64#
和
ACK64#
放置在连接器的
< br>32
位部分)
,
每一个都有自己
独立的上
拉电阻。
在复位期间,系统主板复位逻辑最初有效
PCI RST#
p>
信号同时供电电源的
POWERGOOD
信
号被无效。在
RST#
有效过程中,系统主板逻辑有效
REQ64#
并保持有效直至它消除了
RST#
信号。在
POWERGOOD
被电源逻
辑有效时,系统主板复位逻辑会无效
PCI RST#
信号。<
/p>
在
RST#
有效的尾部边沿,要求所有<
/p>
64
位设备采样
REQ64#
信号的状态。
嵌入在系统主板或安装在
64
位扩展槽上的所有
64
位设备在
RST#
的尾沿采样
RE
Q#
-
-
-
-
-
-
-
-
-
上一篇:分析化学所有名词解释
下一篇:学术论文的常见语言表达