-
深圳市和芯润德科技有限公司
SR8201G
数据手册
单芯片
10/100M
以太网
PHY
收发器
概述
SR8201G
是一颗
RMII
接口(简化介质无关接口)的
单芯片、单端口
10/100M
以太网物理层收
发器电路。
SR8201G
实现了
10/100M
以太网物理层所有功能
,
包括:物理编码子层(
PCS
),物
理媒介适配层
(
PMA
),双绞线物理
介质关联层(
PMD
),
10Base
-
TX
编码
/
解码器,和双绞线媒体接入单元(
TPMAU
)。
SR8201G
采用高
级
CMOS
工艺设计以满足低电压低
功
耗要求。通过内部集成的
DSP
技术,芯片在各种条件
下都能获得极佳的性能。
主要特点
?
?
?
?
?
?
?
?
?
?
?
?
?
?
支持
IEEE 802.3az
兼容
IEEE802.3u 100Base-TX
兼容
IEEE802.3 10Base-T
支持
RMII
模式
支持全双工
/
半双工工作模式
< br>
支持省电模式
支持中断功能
支持自动极性检测
提供两个网络链接
状态
LED
指示管脚
支持外部
25MHz
晶体振荡
支持外部
50MHz
振荡输入用于
p>
RMII
工作时钟
提供
50MHz
时钟输出
3.3V
单电源供电,内部集成
1.8V
稳压电路
采用小型
QFN24-04x04
无铅封装
应用范围
?
?
?
?
?
?
?
?
MAU
(媒体接入单元)
DTV
(数字电视)
CNR
(网络通信扩展卡)
游戏控制台
网络打印及办公设备
DVD
播放和记录设备
以太网
HUB
(集线器)
以太网交换机
2013-09-21
张永生:
1/8
深圳市和芯润德科技有限公司
SR8201G
数据手册
100BASE-TX
Transmitter
Switched
Current
Sources
内部框图
4B5B
Encoder
XT25I
XT25O
Crystal
Osci
llator
Scrambler
MLT3
< br>Encoder
LP
Filter
+
-
MDI+[0]
MDI-[0]
Clock
Generator
P
LL
TXC
TXEN
TXD[1:0]
CRS_DV
RMII Interface
< br>RXD[1:0]
RXER
MDC
MDIO
Collision
Detect
< br>Mahchester
Encoder
10BASE-
TX Transmitter
ROM
DAC
< br>LP
Filter
+
-
Clock
Generator
PLL
+/- Vth
Squelch
+
+
-
4B5
B
Decoder
Descrambler
< br>Clock
& Data
Recovery
100BASE-TX
Receiver
+/-
Vth
LED
Driver
PHYAD[1:0]
LED & PHYAD
Controller
Auto
Negotiation
&
Link
MLT3
Encoder
+
+
-
Adaptive
Equalizer
MDI+[1]
MDI-[1]
Squelch
+/-
Vth
10BASE-TX Receiver
Clock &
Data
Recovery
Manchester
Decoder
+
+
-<
/p>
LP
Filter
2013-09-21
张永生:
2/8
深圳市和芯润德科技有限公司
SR8201G
数据手册
管脚排列图
DVDD18
LED0/PHYAD[0]
LED1/INT
B
XTALI
XTALO
RREF
p>
2013-09-21
3
3
]
]
D
< br>1
0
D
[
[
N
V
D
D
E
C
C
D
p>
X
X
X
X
D
T
T
T
T
M
18
17
16
15
14
13
19
12
20
11
p>
21
10
22
9<
/p>
23
8
24
25
GND
7
1
2
3
4
5
6
3<
/p>
]
]
]
]
1
1
0
3
3
0
[
[
[
[
3
D
+
-
-
I
I
+
I
D
D<
/p>
D
D
I
D
D
D
V
M
M
M
V
A
M
A
QFN24
封装
张永生:
MDIO
< br>CRS_DV
RXD[0]/PHYAD[1]
RXD[
1]/INT_SEL
RSTB
RXER/CLK_CTL
p>
3/8
深圳市和芯润德科技有限公司
SR8201G
数据手册
管脚定义
1.
RMII
接口
Pin
No
14
Symbol
TXC
Type
IO/PD
发送接收时钟
Description
50MHz
同步时钟用于发送、接收、管理接口。
输入输出由
RXER/CLK_CTL
管脚及内部寄存器控制
。
15
16
17
11
TXEN
TXD[0]
TXD[1]
CRS_DV
I/PD
I/PD
I/PD
O/PD
发送允许信号
发送数据
载波侦听
< br>/
接收数据有效
PHY
在介质非空闲状态时使能
CRS_DV
信号<
/p>
10
9
7
RXD[0]
RXD[1]
RXER
LI/O/PD
LI/O/PD
接收数据
LI/O/PD
接收数据出错
p>
PHY
要求输出
RX_ER
信号,但是对
MAC
是可选信号
2.
串行管理接口
Pin
No
13
Symbol
MDC
Type
I/PU
串行管理接口时钟输入
Description
该管脚提供
MDIO
的同步时钟。时钟最高频率为
2.5MHz
。
内置弱上拉电阻有效防止总线悬空
12
MDIO
IO/PU
串行管理接口数据输入
/
输出
该管脚提供串行管理接口的双向数据
3.
时钟接口
Pin
No
22
Symbol
XTALI
Type
I
25MHz
晶体振荡输入
Description
如果使用外
部时钟输入,将时钟信号接到
XTALI
管脚
< br>
23
XTALO
IO
25MHz
晶体振荡输出
4.
10M/100M
网络接口
Pin
No
4
5
2
3
Symbol
MDI+[0]
MDI-[0]
MDI+[1]
MDI-[1]
Type
IO
发送输出
Description
100Base-TX
和
10Base
-T
模式共用差分发送输出对
IO
接收输入
100Base-TX
p>
和
10Base-T
模式共用差分接收输入
对
2013-09-21
张永生:
4/8