-
capture
原
理图绘制规范及元器件建库规范
发布部门:
拟制人:
XXX
审核人:
XXX
批准人:
拟制日期:
审核日期:
批准日期:
XXX
有
限
公
司
1
目录
第一部分绘制电路原理图规范
..............
..................................................
.......................... 3
1.
目的。
...........
..................................................
..................................................
........... 3
2.
范围。
...........
..................................................
..................................................
........... 3
3.
原理图绘制总体要求。
.
...............................
..................................................
................ 3
4.
原理图格式及命名要求。
...
..................................................
........................................ 3
4.1
原理图命名要求。
.....
..................................................
....................................... 3
4.2
图框和图纸要求。
.....
..................................................
....................................... 3
4.2.1
图纸尺寸要求。
....
..................................................
................................. 3
4.2
.2
图纸的背景颜色要求。
................
..................................................
............. 4
4.2.3
图框的标题栏要求。
..
..................................................
.............................. 4
4.3
理图的输出。
.......
..................................................
............................................. 5
4.4
理图栅格的设置。
.....
..................................................
........................................ 5
5.
原理图页绘制要求。
.....
..................................................
.............................................. 5
5.1
注释要求。
< br>.
...................................
..................................................
.................... 5
5.2
信号
的命名和绘制要求。
..............................
..................................................
..... 5
5.3
基本元器件的规范化图形。
.
..................................................
.............................. 6
5.4
电源、地的命名要求、规范化图形及注意事项
..........
........................................... 9
5.5
时钟信号的命名要求
。
< br> .............................................. ........................................ 10
5.6
差分信号的命名要求。
...
..................................................
................................. 10
5.7
分页原理图的连接方法和要求。
..................................................
...................... 10
5.8
元器件索引号要求。
.
...............................
..................................................
........11
第二部分元器件原理图建库规范
...
..................................................
................................ 12
1.
目的。
...........
..................................................
..................................................
......... 12
2.
范围。
.................................................
..................................................
..................... 12
3.
管理建议。
.........
..................................................
..................................................
.... 12
E
元器件建库步骤和要求。
....
..................................................
.................... 12
4.1
CADENCE
元器件原理图库器件模型的建造总体要求。
.................................... 12
4.2 CADENCE
元器件建库步骤和具体要求。
...........................................
.................. 12
4.2.1
N
ew Part Proterties
的设置。
...............................
................................ 12
4.2
.2
对添加管脚时管脚的命名,
TYPE
等设置的具体方法与要求。
.................. 14
5.
元器件库的分类。
.
.................................
..................................................
.................. 16
5.1
分类的基本要求。
.....
..................................................
..................................... 16
5.2
划分规则。
< br>.
...................................
..................................................
.................. 16
附录
A
管脚命名形式:
........
..................................................
..................................... 19
2
第一部分绘制电路原理图规范
1.
目的。
为统一硬件工程师绘制原理图,增加电路原理图的可读性,特制定本要求。
2.
范围。
本标准
规定了在
CAPTUREV10.0
以上平台上原理图的设计方
法。
本标准适用于西安瑞吉通讯设备有限公司在
CAPTURE
平台上的原理图绘制。
3.
原理图绘制总体要求。
1
、要求创建文件为O
rCAD
Capture CIS
。
2
、
硬件电路绘制所需的元器件均需使用
EDA
设计组提供的元器件库,
建议使用
CA
DENCE
网络工作方式。
3
、为增加原理图的可读性,方便后续审核、入库、调用以及方便各位员工的学习,如
若原理图分页绘制,要求页连接端口的一致性。
4.
原理图格式及命名要求。
4.1
原理图命名要求。
1
、原理图
PROJECT
(
.OPJ
)文件的命名要求:以电路板名称代号和版本号命
名,如
ALMBV101
2
、原理图
project
各个
schemati
c
文件的命名要求:如果有做根层次图,根层次电路
描述了该电
路板的总体结构,因此命名为
block
diagram
p>
,层次电路描述了该电路所完成的
功能,建议按照所完成的功能进行
命名,以下为常见的功能模块命名建议:
功能
CPU
部分
电源部分
接口部分
命名
CPU
POWER
INTERFACE
功能
逻辑部分
时钟部分
命名
LOGIC
CLOCK
4.2
图框和图纸要求。
4.2.1
图纸尺寸要求。
在软件平台中打开原理图设计后,从工具栏中
OPTIONS
-
Schematic Page
Properties
中,选择图纸大小:
< br>1
、如果是独立绘图,图纸大小由实际情况而定,不做任何要求。
2
、如果是合作绘图,要求对图纸大小设置为
A2
或
C
,如下图。
3
4.2.2
图纸的背景颜色要求。
请使用白色背景即默认背景颜色。
4.2.3
图框的标题栏要求。
p>
原理图图框使用《硬件设计控制规定》文件中规定的标准图框。
标题
栏放置在图纸的
4
右下角
,标题栏中要求填写原理图名称、绘图人、审核人、日期及页码页数的填写,要求
完整且放置均匀。
标题栏字体要求用
2
号、仿宋体。
4.3
理图的输出。
输出原理图统一使用
A2
或
C
纸(独立绘图不做要求)
,页面设置为横向。
< br>
4.4
理图栅格的设置。
<
/p>
在
OPTION
—
>Preference
中
子菜单下
设置为
1
,
并且
选中
Pointer snap
to grid
,即
OrCAD
的默
认设置,如图所示:
5.
原理图页绘制要求。
5.1
注释要求。
如在绘图中标有注释,
要求将注释文字用虚框包围,
可
用虚箭头指向注释要说明的电路
方框图或某一部分电路图。
5.2
信号的命名和绘制要求。
p>
1
、信号必须命名,其的命名方式应该明了,可读性强,对于总线信
号建议应该高位在
前,低位在后。如:
D[15..0]
表示
16
位地址,
D15
到
D0
。
2
、命名必须以字母开头,最好是全由字母组成。
3
、字母不分大小写,建议写成大写,避免使用软件系统的关键字。
p>
4
、如果网名描述时需要增加后缀进行说明,请您使用下划线“
p>
_
”
,而不要使用中划线
< br>“
-
”
,或是反斜线“
/
”等,因为在
EDA
设计用的
ALLEGRO
会认为这些符号非法,网名不能
超过
31
个字符。
5
5
、总
线与器件数据信号连接必须使用
Bus
Entry,
否则在电气关系上是不成立的。
5.3
基本元器件的规范化图形。
1
、电阻类
图形符号
说明
电阻,一般符号
可调变阻器
带滑动触点的电阻器
1
2
电阻排
,带共用管脚
3
4
< br>5
6
7
8
9
R
N?
电阻网络
<
Value>
2
、电容类
图形符号
说明
电容器,一般符号
+
极性电容器
可调电容器
3
、电感类
图形符号
说明
电感器,一般符号
带磁芯的电感器
4
、晶体类
图形符号
说明
晶体一般符号
5
、扬声器
图形符号
说明
6
1
2
扬声器
6
、继电器
图形符号
说明
继电器一般符号
7
、二极管类
2
1
半导体二极管一般符号
发光二极管
对管
稳压二极管
肖特基二极管
共阳对管
共阴对管
串接对管
瞬变电压抑制(
TVS
)二极管
桥式二极管
-
+
7
双向击穿二极管
8
、三极管类
1
PNP
型半导体管
2
3
3
p>
NPN
型半导体管
1
2
2
p>
绝缘栅场效应管(
P
型)
< br>
1
3
绝缘栅场效应管(
N
型)
N
型结型场效应管
Q
3
P
型结型场效应管
Q
4
9
、开关、控制和保护器件
图形符号
说明
1
2<
/p>
开关一般符号
中间断开的双向触点
K1
1
3
4
2
复位开关
1
8
拨码开关
2
7
3
6
p>
4
5
1
2
保险管
自恢复保险丝
保险一般符号
10
、变压器
图形符号
说明
8
1
5
6
变压器
5.4
电
源、地的命名要求、规范化图形及注意事项
1
、电源、地的命名和规范化图形
标
号
VCC
VCCA
VCCN
+48V
+12V
+5V
+3V3
+2V5
+1V8
-5V
-12V
-48V
建议电源使用
标
号
GND
GNDA
GNDE
数字地
模拟地
保护地或静电防护
其他地名称统一标识为实际的地的名称。
2
、注意事项
如果需要使用符号,请注意使用的“
SYMBOL
”的“
p>
NAME
”是否与设计中的网络名
相同,如
果不同,在生成网表时会产生两个网络名。例如通常我们放置的“
GND
”符号都
是
含
义
数字正
5
伏(通常芯片上的电源)
模拟正
5
伏(通常运算放大器附近的电源)
第
N
组专用正
5
伏
正
48
伏
正
12
伏
正
5
伏
正
3.3V
正
2.5V
正
1.8V
负
5
伏
负
12
伏
负
48
伏
图标,方便修理人员查找
含
义
图
标
4
8
9
而实际这个符号的“
NAME
”可能是
“
GND
”也可能是“
GND_POW
ER
”
、
,
而
系统通常默认的都是
“
GND_POWER
”
。
如果设计中没有将
“
GND
”
与
“
GND_POWER
”
连接在一起,
网表中就会出现
“
GND
”
、
“
GND_POWER
”两个网名,很显然不同的网名在
EDA
设计时是
不能被连接在一起的。
对于有可焊接管脚的金属壳体器件,如
:复位按钮、拨码开关、连接器等,在原理图
中应该明确表示金属壳体是接哪一种地,如
:工作地,还是接
ESD
防护及屏蔽地。
CMOS
电路的不用的输入端不能悬空。
< br>
5.5
时钟信号的命名要求
。
鉴于时钟信号在
EDA
设计中的特殊性与重要性,建议时钟信号命名时末尾应为
“
CLK
”
或
KHZ
、
M
HZ
、
GHZ
等字符,以便于
PCB
布线和检查。
5.6
差分信号的命名要求。
在
p>
ALLEGRO
软件中支持差分对信号布线,
为了保证差分信号布线的质量,
提高布线效率
,
要求绘图者一定要按要求命名差分信号。差分信号命名时除了符合一般网名的命名规则以
外,重要的是在信号名称的末尾以“
_X
”
和
“
_Y
”
<
/p>
结束,或是用“
_P
”和“
_N
”结束。
建议绘图者在一个绘图中保持绘图风格
的统一,尽量使用一种命名方式。
5.7
分页原理图的连接方法和要求。
在各个页面电路中,要求页面之间的连接必须用
Portboth
。
择
Place-
Hierarchical
Port
或按
按钮,屏幕上会出现
10
-
-
-
-
-
-
-
-
-
上一篇:描写云的优美段落
下一篇:OrCAD-CAPTURE-培训教材