-
2014-01-08 17:06
5964
人阅读
评论
(0)
收藏
举报
Altium_Designer(protel_DXP)
英
文菜单汉化对应表表
分类:
硬件(
100
)
%s - No SI model for part@%s -
< br>没有部件的
SI
模型
%s Degrees@%s
度
%s mm@%s
毫米
%s object selected in %s document@
在
%s
个文档有
%s
p>
个对象被选中
%s Objects
Displayed (%s Selected)@%s
对象显示
(%s
被选择
)
%s objects selected@%s
对象被选择
(custom)@(<
/p>
自定义
)
(p
ixels)@(
像素
)
+12 Power Port@+12
电源端口
+5 Power
Port@+5
电源端口
-5
Power Port@-5
电源端口
0 Hidden comment strings@0
隐藏注释行
0.01uF
Capacitor@0.01uF
电容
0.1uF Capacitor@0.1uF
电容
1 Locked
components@1
锁定元件
1 By Ascending X Then Ascending
Y@
根据
X
递增量决定
Y
递增量
1.0uF
Capacitor@1.0uF
电容
100K Hertz Pulse@100KHz
脉冲
100K Hertz
Sine Wave@100KHz
正弦波
100K Resistor@100K
电阻
10K Hertz
Pulse@10KHz
脉冲
10K Hertz Sine Wave@10KHz
正弦波
10K
Resistor@10K
电阻
10uF Capacitor@10uF
电容
1K Hertz
Pulse@1KHz
脉冲
1K
Hertz Sine Wave@1KHz
正弦波
1K Resistor@1K
电阻
1M Hertz Pulse@1MHz
脉冲
1M Hertz Sine
Wave@1MHz
正弦波
2
Pads and vias with a hole size between 15and 30@2
焊盘和过孔的孔大小
在
15-30
p>
之间
2.2uF
Capacitor@2.2uF
电容
4 All testpoints@4
全部测试点
4 Port
Serial Interface@4
端口串行接口
4.7K Resistor@4.7K
电阻
47K
Resistor@47K
电阻
5
Component track and arc silkscreenprimitives@5
元件丝印层的基本线和弧
线
A Keyword@A
关键字
Abort
Simulation@
终止仿真
About Design
Explorer@
关于设计浏览器
Absolute@
绝对
Absolute
Layer@
绝对层
Absolute
Origin@
绝对原点
AC
Small Signal Analysis
Setup@
交流小信号分析配置
Accept Changes (Create
ECO)@
承认改变
(
建立
ECO)
Access Code@
验证码
Accuracy@
精度
Activates open
documents@
激活显示文本
Active Low
Input@
激活低电平输入
Active Low
Output@
激活低电平输出
Active
project@
当前激活项目
Active
sheet@
当前激活图纸
Active
Signals@
激活的信号
Add
All@
添加全部
Add All
Waveforms@
添加全部波形
Add as
Rule@
作为规则添加
Add
Assembly Outputs@
增加装配输出
Add Class@
添加分类
Add Component
Part@
添加元件部件
Add
Document@
增加文本
Add
Document to Focused
Project@
添加文档到当前项目
Add Documentation
Outputs@
增加文本输出
Add Existing
Project@
添加已存在的项目
Add Fabrication
Outputs@
增加生产输出
Add first
condition@
添加首要条件
Add From
To@
添加
From To
Add Internal
Plane@
增加内电层
Add
Layer@
添加层
Add
Library@
添加库
Add
License@
添加许可证
Add
Net@
添加网络
Add Net
Class@
添加网络分类
Add
Netlist Outputs@
增加网表输出
Add New
Cursor@
增加新光标
Add
New Model@
添加新模式
Add New
Project@
添加新项目
Add
One@
添加一个
Add or
Remove Libraries@
添加或移出库文件
Add Other
Outputs@
添加其他输出
Add Plane@
添加内电层
Add Plot@
增加图表
Add Project To Version
Control@
将项目添加到版本控制
Add Remove Component
Libraries@
添加移出元件库
Add Remove Libraries@
添加
/
移出库文件
Add
Reports@
增加报告
Add
Selected@
添加选择的
Add Selected Primitives to
Component@
添加所选基本元素到元件
Add Sheet
Entry@
添加图纸入口
Add
Signal Layer@
增加信号层
Add Suffix@
加后缀
Add Template to
Clipboard@
添加模板到剪贴板
Add To Current
Sheet@
添加到当前图纸
Add
to Custom Colors@
添加到自定义颜色
Add To
Design@
添加到设计
Add
To Entire Project@
添加到整个项目
Add to new Y axis@
增加到新
Y
轴
Add to
Project@
添加到项目
Add
To Sheet@
添加到图纸
Add To Version
Control@
添加到版本控制
Add top level signals to
waveform@
给波形增加顶层信号
Add Variant@
添加变量
Add Watch@
增加监视
Add Wave@
增加波形
Add Wave To
Plot@
给图表增加波形
Add
Waveform@
增加波形
Add
waveforms to the new
plot@
给新图表增加波形
Add
Y Axis@
增加
Y
轴
Add/Edit Model@
增加
/
编辑模型
Add/Remove Libraries@
装载
/
移出库文件
Add/Remove Library@
装载
/
移出库
AddAlias@
添加别名
Advanced
(Query)@
高级
(
查询
)
Advanced
Mode@
高级模式
Affected
Document@
所影响的文本
Affected
Object@
所影响的对象
Aggregate@
合计
Align Bottom@
底部对齐
Align
Components@
对齐元件
Align Components by Bottom
Edges@
根据元件下缘对齐
Align Components by Horizontal
Centers@
元件居中对齐
Align Components by Left
Edges@
元件左边对齐
Align Components by Right
Edges@
元件右边对齐
Align Components by Top
Edges@
元件对齐顶部边缘
Align Components by Vertical
Centers@
根据垂直中心对其元件
Align Left@
左对齐
Align Right@
右对齐
Align Top@
顶部对齐
Aligned -
Bottom@
对齐
-
底部
Aligned -
Center@
对齐
-
中心
Aligned -
Inside Left@
对齐
-
内部左边
Aligned -
Inside Right@
对齐
-
内部右边
Aligned -
Left@
对齐
-
左边
Aligned -
Right@
对齐
-
右边
Aligned -
Top@
对齐
-
顶部
all@
全部
All
Components@
全部元件
All Draft@
全部草图
All Final@
全部最终
All Hidden@
全部隐藏
All Locked@
全部锁定
All Nets@
全部网络
All Off@
全部关闭
All On@
全部打开
All On Current
Document@
全部当前文档
All on
Layer@
全部打开层
All
open schematic
documents@
所有打开原理图文档
All
Orientations@
所有方向
All schematic documents in the
currentproject@
当前项目中所有原理图文档
All Text
Docs@
全部文本文件
Allow
Dock@
允许停放
Allow
multiple testpoints on same
net@
允许同一网络多个测试点
Allow Ports to Name
Nets@
允许端口到网络名
Allow Sheet Entries to Name
Nets@
允许图纸入口到网络名
Allow Short
Circuit@
允许电路短路
Allow Synchronization With
Database@
允许和数据库同步
Allow Synchronization With
Library@
允许和库同步
Allow testpoint under
component@
元件下允许测试点
Allow Vias under SMD
Pads@SMD
焊盘下允许过孔
Allowed
Orientations@
允许方向
Allowed Side and
Order@
允许边和定制
Alpha@
字母
Alpha
Numeric@
字母数字
Alpha Numeric
Suffix@
字母数字下标
Alp
habetically@
字母顺序
Alternate 1@
另一选择
1
Alternative@
其他选择
Always load error
file@
总是加载错误文件
Amplitude@
振幅
Analog@
模拟
Analog +12V
(+12V)@
模拟
+12V
(+12V)
Analog +5V
(+5V)@
模拟
+5V
(+5V)
Analog Ground
(AGND)@
模拟地
(AGND)
Analog Routing
1@
模拟布线层
1
Analog Routing
2@
模拟布线层
2
Analog Routing
3@
模拟布线层
3
Analog Signal
In@
模拟信号输入
Analyse@
分析
Analyses
Setup@
分析配置
Analys
es/Options@
分析
/
选项<
/p>
Analysis@
分析
Analysis
Errors@
分析错误
Analyze
Design@
分析设计
Analyze
Document@
分析文档
And
Gate@
与门
And to
wrap long lines@
增加到可交换长行
Angular@
角形
Angular
Dimension@
角度
Angular Step@
角幅
Animation
speed@
动画速度
Annotate@
标注
Annotation@
注释
Anode@
正极
ANSI@ANSI
Any@
任何
Aperture File (using Wizard
formats)@
光圈文件
(
利用向导格式
)
Aperture
Library@
光圈库
Aperture
List@
光圈列表
Aperture Matching
Tolerances@D
码表匹配公差
Append Sheet Numbers to Local
Nets@
附加图纸编号到本地网络
Applicable Binary
Rules@
适用的二元规则
Applicable
Rules@
适用的规则
Applicable Unary
Rules@
适用的一元规则
Apply
Filter@
应用过滤器
Apply to Active Chart
Only@
仅适用于激活图表
Apply to Entire
Document@
适用于整个文本
Arc@
弧线
Arc (Any
Angle)@
弧形
(
任何角度
)
Arc (Center)@
弧形
(
定中心
)
Arc (Edge)@
弧形
(
边限
)
Arc Line
Width@
弧线宽度
Arc
Radius@
圆弧半径
Architecture@
结构
Archive project
document@
存档项目文件
Arcs@
弧形
Arithmetic@
算法
Around Point@
附近的点
Arrange All Windows
Horizontally@
水平排列所有窗口
Arrange All Windows
Vertically@
垂直排列所有窗口
Arrange Components Inside
Area@
在区域内排列元件
Arrange Components Within
Room@
在布局空间内排列元件
Arrange Outside
Board@
在底边界外排列
Arrange Within
Rectangle@
在矩形里排列
Arrange Within
Room@
在布局空间里排列
Arrow Length@
箭头长度
Arrow Line
Width@
箭头线宽度
Arrow
Position@
箭头位置
Arrow Size@
箭头大小
Arrow Style Power
Port@
发射型电源端口
Arrow Width@
箭头宽度
Articles and
Tutorials@
文章和教程
Assembly %s@
装配
%s
Assembly
Drawings@
装配制图
Assembly
Outputs@
装配输出
At
Margin@
在页边距
At
Window@
在窗口
Attributes on
Layer@
层上属性
Auto
Create Composite@
自动创建合成
Auto indent
mode@
自动缩进模式
Auto
Pan Fixed Jump@
自动平移固定范围
Auto Pan
Off@
自动平移关闭
Auto
Pan Options@
自动平移选项
Auto Pan
ReCenter@
自动平移至中心
Auto
Placement@
自动布局
Auto Placer@
自动放置
Auto Route@
自动布线
Auto save
every@
自动保存间隔
Auto
Zoom@
自动缩放
Auto-
Increment During
Placement@
在布局时自动增加
Auto-
Junction@
自动加节点
Auto-Position
Sheet@
自动定位图纸
Automatic (Based on project
contents)@
自动(基于项目内容)
Automatically crossprobe first
error@
自动交叉检索第一个错误
Automatically Remove
Loops@
自动清除回路
Autopan
Options@
自动位移选项
Autoposition@
自动定位
Autosave
desktop@
自动保存桌面设置
Available
Libraries@
当前库
Available Routing
Strategies@
可用的布线策略
Available
Signals@
可用的信号
Average Track Length (mil)@
平
均铜线长度(
mil
)
Avg@
平均
Avoid
Obstacle@
避开障碍物
Back
Annotate@
反向标注
Background@
背景
Backspace
unindents@
回车取消缩进
Backup Files@
备份文件
Backup
Options@
备份选项
Ball
Grid Arrays (BGA)@BGA
Ballistic@
可变速度移动
Bank1@
组列
1
< br>
Bank2@
组列
2
Bar Style Power
Port@
条型电源端口
Bar
to use as Main Menu@
栏作为主菜单使用
Bar Type@
栏类型
Bars@
栏
Base Value@
低电平
Baseline@
基线
Baseline
Dimension@
基线尺度
Basic DC@
基本直流
Batch@
批处理
Batch Mode@
批命令模式
Begin Group@
开始分组
Below is a list of all the
processesprovided by this server@
以下列表是<
/p>
此服务提供的所有处理模块
Beta
Deg@Beta
降级
Bezier@
曲线
BGA Options@BGA
选项
Bidirectional
Signal Flow@
双向信号流向
Bill of
Materials@
材料清单
Bill of Materials (By PartType) For Pro
ject[%]@
项目
[%s]
物料清
单
(
元件类
型
)
Bill of Materials For
PCB%s@PCB %s
材料清单
Bill of Materials For Project
%s@
项目材料清单
%s
Bitmap File@
位图文件
Blank Project
(Embedded)@
空白项目
(
嵌入式
)
Blank Project
(FPGA)@
空白项目
(FPGA)
Blank Project
(Library Package)@
空白项目
(
库包
)
Blank Project
(PCB)@
空白项目
(PCB)
Block Indent@
块缩进
Block Name@
块名称
Block Name :
%s@
块名称
: %s
Board@
板
Board Area
Color@
板区域颜色
Board
Dimensions@
板尺寸
Board in 3D@3D
板视图
Board
Information@
板信息
Board La&yers &
Colors@
板层和颜色
Board La&yers &&
Colors@
板层和颜色
Board Layers
Colors@
板层颜色
Board
Layers & Colors@
板层和颜色
Board Layers and
Colors@
板层和颜色
Board Line
Color@
板层线颜色
Board
Options@
板选项
Board
Shape@
板形
Board
Specifications@
板技术参数
Bold
Waveforms@
实线波形
BOOLEAN@
布尔数学体系
Border (Auto-
Detect)@
边界
(
自动探测
)
Border Color@
边框颜色
Border On@
边框显示
Border Width@
边框宽度
Bottom@
底层
Bottom
Dielectric@
底部绝缘层
Bottom Layer@
底层
Bottom Layer Annular Ring
Size@
底层圆环尺寸
Bottom
Overlay@
底层丝印层
Bottom
Paste@
底层焊锡层
Bottom
Solder@
底层阻焊层
Bottom Solder
Mask@
底层阻焊层
BottomLayer@
底层
p>
BottomOverlay@
底层丝印层
Brackets@
支架
Break All Component
Unions@
从单元中分离出所有元件
Break Component from
Union@
从单元中分离出元件
Break Track@
断开轨迹
Breakpoints@
断点
Brightness@
亮度
Bring To Front
Of@
带到某对象前面
Browse@
浏览
Browse Component
Libraries@
浏览元件库
Browse
Components@
浏览元件
Browse
Libraries@
浏览库
Browse
Library@
浏览库文件
Bubble Help Advisor
(Shift+F1)@
浮动帮助顾问
(Shift+F1)
Build
Composite@
构造合成
Build Later@
后来再建
Build PCB
Project@
构造
PCB
项目
Build
Project@
构造项目
Build
Query@
构造智能语句
Build Sooner@
立即创建
Build-Up@
绝缘层对
Building Query from
Board@
从板构造查询
Bus@
总线
Bus Entry@
总线入口
Bus indices out of
range@
总线超出范围
Bus
range syntax errors@
总线范围语法错误
Bus Width@
总线线宽
By class@
通过类
By document
type@
通过文本类型
C
Menu@C
菜单
C
Standard@C
标准
Calc. Copper Area@
计算
< br>.
铜面积
Calculated Impedance
=@
计算阻抗
=
Calculated Trace Width
=@
计算线宽
=
CAM Document@CAM
文档
CAM Editor@CAM
编辑器
Cannot Locate
Document %s@
无法找到
%s
文档信息
Capacitance@
电容
Capacitor@
电容
Capacitors@
电容
Categories@
类别
Cathode@
负极
Center
Dimension@
中心点尺度
Center
Horizontal@
水平居中
Center of
Object@
对象中心
Center
Vertical@
垂直居中
Change
Language@
更换语言
Change Order@
改变顺序
Change System
Font@
改变系统字体
Change
Technology@
改变封装技术
Channel
Offset@
通道偏移
Characteristic Impedance Driven
Width@
特性阻抗驱动线宽
Chart@
制图
Chart name is
blank@
图表名称为空
Chart
Options@
图表选项
Check All
Components@
检查所有元件
Check In@
签入
Check Mode@
校验模式
Check Out@
签出
Check Syntax@
校验语法
Choose a snap grid
size@
选择捕获网格尺寸
Choose Color@
选择颜色
Choose cursor to
delete@
选择要光标删除
Choose cursor to jump
to@
选择要跳转到的光标
Choose Default Backup
Folder@
选择缺省的备份文件夹
Choose Default Document
Folder@
选择缺省文档文件夹
Choose Design Rule
Type@
选择设计规则类型
Choose
Document@
选择文档
Choose Document
Scope@
选择文档范围
Choose Document to
Open@
选择要打开的文档
Choose Document to
Place@
选择文档放置
Choose
Documents@
选择文档
Choose Documents to Add to Project
%s@
选择文档加到项目
%s
Choose Documents To
Compare@
选择比较文档
Choose documents to compare - one from
theleft list and
one from
the
right
list@
选择比较文档
-
一个从左面列表另一个从右面列表选择
Choose
Project@
选择项目
Choose Project Group to
Open@
选择要打开的项目组
Choose Project to
Open@
选择要打开的项目
Choose second
corner@
选择第二角
Choose the document to compare against
thedesign hierarchy of %s@
选择与
设计层次
%s
进行比较的文本
Choose
the
document
to
compare
against
thedesign
hierarchy
of
@
选择与项目文本的层次设计进
行比较的文本
Choose Top
Level@
选择顶层
Choose
WAS-IS File for Back-Annotation fromPCB@
从
PCB
选择
WAS-
IS
文件作
为反向注释
Circle Style Power
Port@
循环型电源端口
Circuit@
电路
Circuit
Simulation@
电路仿真
CKT@CKT
Clamping@
箝位
Class I@
分类
I
Class
II@
分类
II
Class Type@
类型
Classes@
分类
Classic Color
Set@
典型颜色设置
Clean
All Nets@
清除全部网络
Clean Single
Nets@
清除单一网络
Clear
All Nets@
清除全部网络
Clear All Test
points@
清除全部检测点
Clear All
Testpoints@
清除全部测试点
Clear Browser
Marks@
清除浏览器标记
Clear Class@
清除类别
Clear Current
Filter@
清除当前过滤器
Clear Current Filter (Shift+C)@
< br>清除当前过滤器
(Shift+C)
Clear
Existing@
清除已存在
Clear
Filter@
清除过滤器
Clear
History@
清除历史
Clear
Memory@
清除存储器
Clear non-numerical
values@
清除非数字的值
Clear
Selected@
清除已选
Clear Status@
清除状态
Clear workspace compile messages
oncompile@
编译时清除工作空间编译信息
Clearance@
间距
Click Clears
Selection@
单击清除选择
Click on the finish button to complete
thetask@
在结束按钮上点击完成任务
Client@
客户端
Client License
Usage@
客户端许可证用法
Client
Setup@
客户端设置
Clip
to Area@
显示框内文本
Clipboard
Reference@
剪贴板属性
clock@
时钟
Close 'Compile
Errors'@
关闭‘编译错误’面板
Close 'Compiled Object
Debugger'@
关闭‘编译对象调试器’面板
Close
'Differences'@
关闭‘差异’面板
Close
'Files'@
关闭‘文件’面板
Close 'Help
Advisor'@
关闭‘帮助顾问’面板
Close
'Inspector'@
关闭
'
检视器
'
Close
'Libraries'@
关闭
'
库
'
Close 'List'@
关闭
'
列表
'
Close
'Messages'@
关闭‘消息’面板
Close
'navigator'@
关闭‘浏览器’面板
Close
'Projects'@
关闭‘项目’面板
Close All
Documents@
关闭全部文件
Close
Composite@
关闭合成
Close
Documents@
关闭文档
Close Focused
Project@
关闭当前项目
Close
Project@
关闭项目
Close Project
Documents@
关闭项目文档
Collapse Row@
折叠行
Collect Data
For@
数据收集类型
Collector@
集电极
Color
Options@
颜色选项
Color Set@
颜色设置
Colors && Gray Scales@
色彩
/
灰度级
Colours@
颜色
Column Best
Fit@
适应列宽
Command
Reference@
命令参考
Command
Status@
命令状态栏
Comment type@
注释类型
Comp Drag@
拖动比较
Comparator@
比较器
Comparison Type
Description@
比较类型描述
Compile Active
Document@
编译当前文档
Compile Active
Project@
编译当前项目
Compile All@
编译全部
Compile All Open
Projects@
编译全部已打开的项目
Compile All
Projects@
编译所有项目
Compile Current
Project@
编译当前项目
Compile
Document@
编译文档
Compile
Errors@
编译错误
Compile FPGA
Project@
编译
FPGA
项目
Compile
Later@
后来再编译
Compile
Library@
编译库
Compile only if
modified@
仅编译修改之后
Compile PCB
Project@
编译
PCB
项目
Compile
Project@
编译项目
Compile
Sooner@
立即编译
Compiled@
编译
Compiled Object
Debugger@
编译对象调试器
Compiler
Options@
编译选项
Compiling %s@
正在编译
%s
Compiling Flattened
Project@
编译平行项目
Complex Data@
复杂数据
component@
元件
Component
%s@
元件
%s
Component
Actions@
元件操作
Component Class
Generator@
元件分类发生器
Component
Classes@
元件分类
Component
Comment@
元件注释
Component
Connections@
元件连接
Component Cross
Reference@
元件互相参照
Component Cross Reference Report
ForProject
%s@
项目元件交叉参考报告
%s
Component Designator%s@
元件标识符
%s
Component
Grid@
元件网格
Component
Links@
元件链接
Component
Name@
部件名
Component
Names@
元件名称
Component
Naming@
元件命名
Component
Nets@
元件网络
Component
Parameter@
元件参数
Component Pin
Designator@
元件引脚标识符
Component Pin
Editor@
元件引脚编辑器
Component
Pins@
元件引脚
Component
Placement@
元件布局
Component
Primitives@
元件基本元素
Component
Properties@
元件属性
Component
Report@
元件报告
Component Rule
Check@
元件规则检查
Component scope for filtering
andselection@
过滤及选择元件的范围
Component
Side@
元件层
Component
Type@
元件类型
Component
Types@
元件类型
Component
Wizard@
元件向导
Component Wizard - Pin Grid Arrays
(PGA)@
元件向导
- PGA
Components@
元件
Components Cut
Wires@
元件切线
Composite Drill
Guide@
合成钻孔向导
Composite
Layers@
合并层
Composite
Properties@
合成特性
Condition Type / Operator@
类型
/
操作状态
Condition
Value@
条件值
Conductor
Width@
导体宽度
Conductors@
导体
Configure Drill
Pairs@
配置钻孔层对
Configure
Licenses@
配置软件许可证
Configure PLD Compiler@
配置
PLD
编译
Configure Project Options for
ActiveProject@
为当前项目配置项目选项
Confirm Delete
Parameter@
确认删除参数
Confirm Global
Edit@
确定全局编辑
Confirm Remove
%s@
确认删除
%s
Confirm remove the layer
%s@
确认是删除层
%s
Confirm Selection Memory
Clear@
选择存储器清除时确认
Connect Layer@
连接层
Connect
Style@
连接样式
Connect To@
连接到
Connect to
Net@
连接到网络
Connect
Wire Check@
接线检查
Connect Wire
Extractor@
接线数据
Connected
Copper@
连接铜线
Connected
Tracks@
连接铜线
Connection
Color@
连接颜色
Connection
Matrix@
连接矩阵
Connector@
连接器
Connector
Type@
连接器类型
Constant
Level@
常数等级
Constraints@
约束限制
Contract All@
全部压缩
Convert Part To Sheet
Symbol@
转换元件为图纸符号
Convert Selected Free Pads to
Vias@
将所选自由焊盘转换为过孔
Convert Selected Vias to Free
Pads@
将所选过孔转换为自由焊盘
Convert Special
Strings@
转换特殊字符串
Convert to DXP Plane
Mode@
转换为
DXP
内电层模式
Coordinate@
坐标
Coordinate
Positions@
坐标位置
Copper
thickness@
铜厚度
Copy (Ctrl+C)@
复制
(Ctrl+C)
Copy
Component@
复制元件
Copy Footprint
From/To@
复制封装
从
/
到
Copy on Field@
复制域
Copy preexisting edif models whenavaila
ble@
当可访问到时拷贝已经存在的
EDIF
模型
Copy Room
Formats@
复制布局空间格式
Copy to
Layers@
复制到层
Copyright ?Altium Limited 2002@ Altium
版权所有
2002
Core (%s)@
核心
(%s)
Corner@
角
Corner 1@
角
1
Corner
2@
角
2
Corrections@
校正
Coupling@
耦合
Create a new Board Level Design
Project@
创建新的板级设计项目
Create a new FPGA Design Project@
创建新的
FPGA
设计项目
Create a new Integrated Library
Package@
创建新的集成库包
Create backup
files@
创建备份文件
Create compiled SimCode output file@
创建编译
SimCode
输出文件
Create
Component@
创建元件
Create Engineering Change Order@
创建工程改变顺序
(ECO)
Create
Expression@
创建表达式
Create FFT Chart@
新建
FFT
图表
Create
Library@
创建库
Create List From PCB@
从
PCB
建表
Create
Netlist From Connected
Copper@
从连接的铜板创建网表
Create New
Chart@
新建图表
Create
New Database@
新建数据库
Create Non-Orthoganal Room from selecte
dcomponents@
根据所选元件创建非正
交布局空间<
/p>
Create Non-Orthogonal Room
from
Components@
根据元件创建非正交布局空间
Create Orthogonal Room from
Components@
根据元件创建正交布局空间
Create Orthogonal Room from selectedcom
ponents@
根据所选元件创建正交布局
空间
Create Pairs From Layer
Stack@
从层堆栈中创建层对
Create Pairs From Used
Vias@
从所用过孔中创建层对
Create Projects from
Path@
从指定路径创建项目
Create Rectangle Room from selectedcomp
onents@
根据所选元件创建矩形布局
空间
Create Rectangular Room from
Components@
根据元件创建矩形布局空间
Create
Report@
建立报告
Create Report
File@
创建报告文件
Create Rule@
创建规则
Create Sheet From
Symbol@
从符号创建图纸
Create Symbol From
Sheet@
从图纸创建符号
Create Union from
Components@
从元件创建单元
Create Union from Selected
Components@
根据所选元件创建单元
Create VHDL File From
Symbol@
从符号创建
VHDL
文件
Create VHDL
from FPGA-Part@
从
FPGA
零件创建
VHDL
Create VHDL
Testbench@
创建
VHDL
测试平台
Create
Violations@
创建违规信息
Cross Probe@
插入探针
Cross Probe to
Documents@
文档中插入探针
Cross Probe to
Schematic@
交叉检索到原理图
Crossing
Window@
交叉窗口
Crossprobe
schematic@
交叉检索原理图
Crosstalk@
串扰
Crosstalk
Analysis@
串扰分析
Crosstalk
Waveforms@
串扰分析
CTRL+Double Click Opens
Sheet@CTRL+
双击打开图纸
Current
Component@
当前元件
Current
Document@
当前文档
Current Font@
当前字体
Current Layer@
当前层
Current
Origin@
当前原点
Current Page@
当前页
Cursor A@
光标
A
Cursor
B@
光标
B
Cursor beyond
EOF@EOF
的光标
Cursor
beyond EOL@EOL
的光标
Cursor Grid
Options@
指针网格选项
Cursor through tabs@
通过
Tab
移动光标
Cursor Type@
光标类型
Curve Width@
曲线宽度
Custom Aperture Library File
(*.LIB)@
自定义光圈库文件
(*.LIB)
Custom
Height@
自定义高
Custom Size@
自定义大小
Custom Step@
定制调试
Custom
Style@
自定义风格
Custom Width@
自定义宽
Customize
Resources@
自定义资源
Customizing DefaultEditor
Editor@
用户缺省自定义编辑器
Customizing PCB
Editor@
自定义
PCB
编辑器
Customizing
PCBLib Editor@
自定义
PCBLib
编辑器
Customizing Sch
Editor@
自定义原理图编辑器
Customizing SchLib
Editor@
定制原理图库编辑器
Customizing VHDL Editor@
自定义<
/p>
VHDL
编辑器
Cut (Ctrl+X)@
剪切
(Ctrl+X)
Cutout@
挖除部分
Darken@
调暗
Data
Process@
接线数据处理
Database
Connection@
数据库连接
Database key
field@
数据库关键字段
Database Link
File@
数据库链接文件
Database Link
Options@
数据库链接选项
Database
Linking@
数据库链接
Database Linking
Menu@
数据库链接菜单
Database
Links@
数据库链接
Datab
aseLink@
数据库链接
Datasheet@
数据表
Datum@
数据
Datum
Dimension@
数据尺度
DC
Analysis@DC
分析
DC
Sweep Analysis
Setup@
直流扫描分析配置
Debugging
Options@
调试选项
Decision@
判定
Declare Component At
Cursor@
在指针指向元件显示说明
Decrease@
减少
Decrease Horizontal Spacing of
Components@
减小元件水平间距
Decrease
Priority@
降低优先级
Decrease Vertical Spacing of
Components@
减小元件的垂直间距
default@
默认
Default
Background@
默认背景
Default Bars@
缺省面板
Default Color
Set@
默认颜色设置
Default
Designator@
缺省名称
Default File
Name@
缺省文件名
Default
Locations@
默认位置
Default Power Object
Names@
默认电源对象名称
Default
Primitives@
默认基本元素
Default
Prints@
默认打印
Default
Shortcuts@
默认快捷方式
Default
Stimulus@
默认激励
Default Template
Name@
缺省模板名
Default time
units@
默认时间单位
Default Value@
默认值
Default Vendor
Family@
默认厂家芯片系列
D
efaultEditor@
默认编辑
DefaultRowHeight@
默认行高
Define from selected
objects@
从所选对象定义
Define the layout of the PGA footprint
byselecting the proper values@
选
< br>择适当的值定义
PGA
封装引脚布局
degrees@
度数
Delete All@
全部删除
Delete All
Cursors@
删除全部光标
Delete All
Waveforms@
删除全部波形
Delete Chart@
删除图表
Delete Class@
删除分类
Delete Current
Cursor@
删除当前光标
Delete
Cursor@
删除光标
Delete generated files before
compile@
编译之前删除生成的文件
Delete Net@
删除网络
Delete Net
Class@
删除网络分类
Delete Plot@
删除坐标图
Delete Watch@
删除监视
Delete
Waveform@
删除波形
Delta Step@
增量调试
Demote@
降级
Density Map@
密度图
Deselect
All@
取消全部选择
DeSelect All On Current
Document@
取消选择当前的全部文档
Design@
设计
Design
Documents@
设计文本
Design Explorer DXP@ DXP
设计浏览器
Design
Explorer DXP - %s@
设计浏览器
DXP
- %s
Design Explorer
Error@
设计浏览器错误
Design Explorer
Information@
设计浏览器信息
Design Explorer
Preferences@
设计浏览器属性
Design Explorer Project
Manager@
设计浏览器项目管理器
Design Explorer Version
7.1.70@
设计浏览器
版本
7.1.70
Design Explorer Version
7.2.92@
设计浏览器版本
7.2.92
Design Explorer
Warning@
设计浏览器告警
Design Rule
Check@
设计规则检查
Design Rule
Checker@
设计规则检查
Design Rules@
设计规则
Designator@
标识符
Designator
Display@
标识符显示
Designator
Format@
标识符格式
Designator Index
Control@
标识符指针控制
Designators@
标识符
Destination
Library@
目标库
Device
Family@
器件系列
Dielectric
constant@
绝缘材料常数
Dielectric
Properties@
绝缘体属性
Differences@
差异
Different@
不同
Digital Ground
(GND)@
数字地层
(GND)
Digital
Objects@
数字对象
Digital Power
(VCC)@
数字电源层
(VCC)
Digital Routing
1@
数字布线层
1
Digital Routing
2@
数字布线层
2
Digital Routing
3@
数字布线层
3
Digital Routing
4@
数字布线层
4
Digital Routing
5@
数字布线层
5
Digital Routing
6@
数字布线层
6
Digital Signal
In@
数字信号输入
Digital
supply
VCC@
数字电源
VCC
Digital Supply
VDD@
数字电源
VDD
Dimension@
标注线
Dimensions@
标注线
Diode@
二极管
Diodes@
二极管
Direction From
Pad@
出焊盘方向
Directive
Options@
提示选项
Directives@
指令
Disable@
不激活
Disable All@
全部禁用
Disable All
Watches@
禁用全部监视
Disable
dragging@
取消拖动
Disable Update
All@
取消修改全部
Disable Update
Selected@
取消修改选择的
Disable
Watch@
禁用监视
Display Cross Sheet
Connectors@
显示图纸间连接符
Display FFT Charts@
显示
FFT
图表
Display
Full Hierarchy@
显示全部层次
Display Graphical
Lines@
显示图形线条
Display Logical
Designators@
显示逻辑标识符
Display Mode@
显示模式
Display Name@
显示名称
Display Net
Labels@
显示网络标志
Display No
Hierarchy@
显示没有层次图
Display
Options@
显示选项
Display Physical
Designators@
显示物理标识符
Display Pins@
显示引脚
Display
Ports@
显示端口
Display Printer
Fonts@
显示打印字体
Display
Report@
显示报告
Display shadows around menus, toolbars
andpanels@
显示菜单
,
工具栏
,
面板
的阴影
Display
Sheet@
显示图纸
Display Sheet
Entries@
显示图纸入口
Display Sheet
Symbols@
显示图纸符号
Display
Symbols@
显示符号
Display System
Information@
显示系统信息
Distance
factor@
距离因素
Distribute
Horizontally@
水平居中分布
Distribute
Vertically@
垂直居中分布
Division
Size@
分割尺度
Do not
group@
不分组
Do you
wish to delete the
Parameter@
你希望删除这个参数
Documen@
文本
Document
Editors@
文档编辑器
Document
Name@
文档名称
Document
Options@
文档选项
Document
Order@
文档顺序
Document
Parameters@
文本参数
Document
Path@
文档路径
Document scope for filtering and
selection@
过滤选择文档范围
Documentation
%s@
文本
%s
Documentation
Output@
文本输出
Documents for %s@%s
文档
Documents for
Free Documents@
文档为自由文档
Does
nothing@
无任何操作
Don't Annotate
Component@
不注释元件
Don't care@
不关注
dot@
点
Dot Grid@
网格点
Dotted@
点
Double click
line@
双击行
Double
Click Runs
Inspector@
鼠标双击则运行检视器
Double Sided@
双面
Draft
Thresholds@
草图起点
Drag@
拖动
Drag a column header here to group by t
hatcolumn@
拖动一列标头到这列用于
分组
Drag
Orthogonal@
直角拖动